Ketersediaan: | |
---|---|
Kuantiti: | |
1. Professinal CMOS Campuran Signal Integrated Circuits.
2. Dengan impedans input tinggi bebas penguat operasi yang boleh dipadankan dengan pelbagai sensor untuk memberi isyarat dan proses.
3. Diskriminator bidirectional yang dapat mengatasi gangguan terhadap gangguan. 4 Dibina dalam pemasa masa kelewatan dan pemasa masa blok.
5 Struktur baru, prestasi yang stabil dan boleh dipercayai dan pelarasan yang luas.
6. Voltan rujukan terbina dalam.
7. Voltan Operasi: 3-5V
8. 16 kaki mencelup dan enkapsulasi SOP.
Digunakan untuk pelbagai sensor dan pengawal kelewatan
Parameter Had (VSS = 0V)
1. Voltan Kuasa: -0.3v ~ 6V
2. Voltan input: VSS-0.3V ~ VDD+0.3V (VDD = 6V) 3. Maksimum Maksimum Terminal Maksimum: ± 10mA (VDD = 5V) 4. Suhu operasi: -10 ℃ ~+70 ℃
5. Suhu Penstoran: -65 ℃ ~+150 ℃
Symb OL | Parameter | Keadaan ujian | Nilai | Unit | ||
Min | Maks | |||||
Vdd | Operasi Vol. berbunyi | - | 3 | 6 | V | |
Idd |
Semasa operasi | Outp UT tiada beban | Vdd = 3v | - | 50 |
ua |
Vdd = 5v | - | 100 | ||||
Vos | Input voltan offset | Vdd = 5v | - | 50 | mv | |
IOS | Input semasa mengimbangi | Vdd = 5v | - | 50 | na | |
Avo | voltan gelung terbuka keuntungan | Vdd = 5v, rl = 1.5m | 60 | - | db | |
Cmr R | mod biasa Nisbah penolakan | Vdd = 5v, rl = 1.5m | 60 | - | db | |
Vyh | output op-amp tinggi tahap |
Vdd = 5v, rl = 500k, 1/2 vdd | 4.25 | - |
V | |
Vyl | output op-amp rendah tahap | - | 0.75 | |||
Vrh | Tahap tinggi input VC | Vrf = vdd = 5v | 1.1 | - | V | |
VRL | Tahap input vc rendah | - | 0.9 | |||
Voh | VO Output Tahap Tinggi | Vdd = 5v, ioh = 0.5mA | 4 | - | V | |
Vol | VO output tahap rendah | Vdd = 5v, iol = 0.1mA | - | 0.4 | V | |
Vah | Input akhir tinggi tahap | Vdd = 5v | 3.5 | - | V | |
Val | Input akhir rendah tahap | Vdd = 5v | - | 1.5 | V |
Fungsi kaki
Item | I/O. | fungsi Spesifikasi | |
1 |
A |
I | Akhir kawalan pencetus yang dicetuskan dan tidak boleh diulang. A = '1 ' adalah pencetus sementara a = '0 ' adalah tidak berulang |
2 |
Vo |
O | Output isyarat kawalan. Ia adalah pencetus yang berkesan apabila VO dicetuskan oleh kelebihan tarian di VS melompat dari tahap rendah ke tahap yang tinggi. Ia adalah keadaan tahap rendah apabila masa kelewatan output TX adalah Beyong dan Vs berpaling ke vo |
3 | RR1 | - | Akhir Pelarasan Masa Kelewatan Output Tx |
4 | RC1 | - | Akhir Pelarasan Masa Kelewatan Output Tx |
5 | RC2 | - | Akhir Pelarasan Masa Blok Pencetus Ti |
6 | RR2 | - | Akhir Pelarasan Masa Blok Pencetus Ti |
7 | VSS | - | Akhir Power Native Operating |
8 |
VRF |
I | Voltan rujukan dan tetapkan semula input akhir yang mana Biasanya disambungkan ke VDD. Ia boleh membuat penetapan semula pemasa dengan disambungkan ke '0 '. |
9 |
VC |
I | Pencetus larangan akhir. Apabila vc <vr, ia mengharamkan pencetus; Apabila vc> vr, ia membolehkan pencetus. Vr Bahan 0.2 Vdd |
10 |
Ib |
- | Penguat operasi Bias tetapan semasa akhir. RB disambungkan ke akhir VSS, maka nilai RB adalah kira -kira 1 m Ω |
11 | Vdd | - | Kuasa operasi positif. Ia adalah 3-5V. |
12 | 2out | O | Akhir output penguat operasi kedua |
13 | 2in- | I | Akhir output output penguat operasi kedua |
14 | 1in+ | I | Akhir input positif penguat operasi pertama |
15 | 1in- | I | Akhir input negatif penguat operasi pertama |
16 | 1out | O | Akhir output penguat operasi peringkat pertama |
Gambar rajah struktur dalaman
1. Bentuk Gelombang Jalan Kerja Bukan Pencetus pada setiap titik
2. Memicu bentuk gelombang jalan kerja pada setiap titik
BISS0001 Rujukan Pendawaian