| Ketersediaan: | |
|---|---|
| Kuantiti: | |
1. Litar bersepadu isyarat campuran CMOS profesional.
2. Dengan galangan input tinggi bebas penguat operasi yang boleh dipadankan dengan pelbagai penderia untuk memberi isyarat dan memproses.
3. Diskriminasi dua hala yang boleh menentang gangguan dengan berkesan. 4 Pemasa masa tunda terbina dalam dan pemasa masa blok.
5 Struktur baharu, prestasi yang stabil dan boleh dipercayai serta pelarasan lebar berbunyi.
6. voltan rujukan terbina dalam.
7. Voltan kendalian: 3-5V
8. 16 kaki DIP dan enkapsulasi SOP.
Digunakan untuk pelbagai sensor dan pengawal kelewatan
Parameter Had(Vss=0V)
1. Voltan kuasa:-0.3V ~6V
2. Voltan input:VSS-0.3V ~VDD+0.3V(VDD=6V) 3.Arus maksimum terminal terkemuka keluar:±10mA(VDD=5V) 4.Suhu operasi:-10℃~+70℃
5. Suhu penyimpanan:-65 ℃ ~ + 150 ℃
Simbol ol |
Parameter |
Syarat Ujian |
Nilai |
Unit |
||
Min |
Maks |
|||||
VDD |
Operasi vol. berbunyi |
— |
3 |
6 |
V |
|
SLI |
Arus operasi |
Outp ut Tiada Beban |
VDD=3V |
— |
50 |
uA |
VDD=5V |
— |
100 |
||||
Vos |
Voltan mengimbangi input |
VDD=5V |
— |
50 |
mV |
|
Ios |
Input mengimbangi Semasa |
VDD=5V |
— |
50 |
nA |
|
Avo |
voltan gelung terbuka keuntungan |
VDD=5V,RL=1.5M |
60 |
— |
dB |
|
CMR R |
mod biasa nisbah penolakan |
VDD=5V,RL=1.5M |
60 |
— |
dB |
|
VYH |
output op-amp tinggi tahap |
VDD=5V,RL=500K,1/2 VDD |
4.25 |
— |
V |
|
VYL |
output op-amp rendah tahap |
— |
0.75 |
|||
VRH |
Input Vc tahap tinggi |
VRF=VDD=5V |
1.1 |
— |
V |
|
VRL |
Input Vc tahap rendah |
— |
0.9 |
|||
VoH |
Keluaran Vo tahap tinggi |
VDD=5V,IoH=0.5mA |
4 |
— |
V |
|
VoL |
Keluaran Vo tahap rendah |
VDD=5V,IoL=0.1mA |
— |
0.4 |
V |
|
VAH |
Input akhir yang tinggi tahap |
VDD=5V |
3.5 |
— |
V |
|
VAL |
Input akhir rendah tahap |
VDD=5V |
— |
1.5 |
V |
|

Fungsi Kaki
item |
I/O |
fungsi Spesifikasi |
|
1 |
A |
saya |
Kawalan pencetus boleh diulang dan tidak boleh diulang. A = '1' ialah pencetus manakala A = '0' ialah tidak boleh berulang |
2 |
VO |
O |
Keluaran isyarat kawalan. Ia adalah pencetus berkesan apabila Vo dicetuskan oleh kelebihan tarian pada Vs melompat dari aras rendah ke aras tinggi. Ia adalah keadaan tahap rendah apabila masa tunda keluaran Tx adalah beyong dan Vs beralih kepada Vo |
3 |
RR1 |
-- |
Pelarasan akhir masa tunda keluaran TX |
4 |
RC1 |
-- |
Pelarasan akhir masa tunda keluaran TX |
5 |
RC2 |
-- |
Penghujung pelarasan masa blok pencetus Ti |
6 |
RR2 |
-- |
Penghujung pelarasan masa blok pencetus Ti |
7 |
VSS |
-- |
Kuasa operasi hujung negatif |
8 |
VRF |
saya |
Voltan rujukan dan input set semula berakhir yang biasanya disambungkan ke VDD. Ia boleh membuat tetapan semula pemasa dengan disambungkan ke '0'. |
9 |
VC |
saya |
Penghentian larangan pencetus. Apabila Vc <VR, ia mengharamkan pencetus; Apabila VC > VR , ia membenarkan pencetus. VR bahan 0.2 VDD |
10 |
IB |
-- |
Penghujung tetapan arus pincang penguat kendalian tamat. RB disambungkan ke hujung VSS, kemudian nilai RB ialah kira-kira 1 M Ω |
11 |
VDD |
-- |
Kuasa operasi hujung positif. Ia adalah 3-5V. |
12 |
2KELUAR |
O |
Penghujung keluaran penguat operasi kedua |
13 |
2IN- |
saya |
Penguat operasi kedua hujung keluaran negatif |
14 |
1IN+ |
saya |
Penghujung input positif penguat operasi pertama |
15 |
1IN- |
saya |
Penghujung input negatif penguat operasi pertama |
16 |
1KELUAR |
O |
Penghujung output penguat operasi tahap pertama |
Gambarajah Struktur Dalam

1. Bentuk gelombang cara kerja bukan pencetus pada setiap titik

2. Cetuskan bentuk gelombang cara kerja pada setiap titik

BISS0001 Rujukan Gambarajah Pendawaian
