| Tilgjengelighet: | |
|---|---|
| Mengde: | |
1. Profesjonelle CMOS blandede signal integrerte kretser.
2. Med uavhengig høy inngangsimpedans til operasjonsforsterkeren som kan matche med en rekke sensorer for å signalisere og behandle.
3. Toveis diskriminator som effektivt kan motstå interferens. 4 Innebygd forsinkelsestidsur og sperretidsur.
5 Ny struktur, stabil og pålitelig ytelse og bred justering ringte.
6. Innebygd referansespenning.
7. Driftsspenning: 3-5V
8. 16 fot DIP og SOP innkapsling.
Brukes til en rekke sensorer og forsinkelseskontroller
Grenseparameter(Vss=0V)
1. Strømspenning: -0,3V ~6V
2. Inngangsspenning: VSS-0.3V ~VDD+0.3V(VDD=6V) 3.Leading-out terminal maksimal strøm:±10mA(VDD=5V) 4.Driftstemperatur:-10℃~+70℃
5. Lagringstemperatur: -65℃~+150℃
Symb ol |
Parametere |
Testbetingelser |
Verdi |
Enhet |
||
Min |
Maks |
|||||
VDD |
Driftsvol. ringte |
— |
3 |
6 |
V |
|
IDD |
Driftsstrøm |
Utp ut Ingen belastning |
VDD=3V |
— |
50 |
uA |
VDD=5V |
— |
100 |
||||
Vos |
Input offset spenning |
VDD=5V |
— |
50 |
mV |
|
Ios |
Inngangsforskyvning Strøm |
VDD=5V |
— |
50 |
nA |
|
Avo |
åpen sløyfespenning gevinst |
VDD=5V,RL=1,5M |
60 |
— |
dB |
|
CMR R |
vanlig modus avvisningsforhold |
VDD=5V,RL=1,5M |
60 |
— |
dB |
|
VYH |
op-amp utgang høy nivå |
VDD=5V,RL=500K,1/2 VDD |
4.25 |
— |
V |
|
VYL |
lav op-amp-utgang nivå |
— |
0.75 |
|||
VRH |
Vc-inngang høyt nivå |
VRF=VDD=5V |
1.1 |
— |
V |
|
VRL |
Vc-inngang lavt nivå |
— |
0.9 |
|||
VoH |
Vo-utgang høyt nivå |
VDD=5V, IoH=0,5mA |
4 |
— |
V |
|
VoL |
Vo-utgang lavt nivå |
VDD=5V, IoL=0,1mA |
— |
0.4 |
V |
|
VAH |
En sluttinngang høy nivå |
VDD=5V |
3.5 |
— |
V |
|
VAL |
En sluttinngang lav nivå |
VDD=5V |
— |
1.5 |
V |
|

Fotfunksjon
Punkt |
I/O |
Funksjonsspesifikasjon |
|
1 |
EN |
jeg |
Repeterbar utløst og ikke-repeterbar triggerkontrollende. A = '1' er utløseren mens A = '0' er ikke repeterbar |
2 |
VO |
O |
Utgang av kontrollsignal. Det er en effektiv trigger når Vo utløses av dansekanten på Vs-hopp fra lavt nivå til høyt nivå. Det er lavnivåtilstand når Tx-utgangsforsinkelsestiden er forbi og Vs slå til Vo |
3 |
RR1 |
-- |
Justering slutt på utgangsforsinkelse TX |
4 |
RC1 |
-- |
Justering slutt på utgangsforsinkelse TX |
5 |
RC2 |
-- |
Justering slutten av trigger blokk tid Ti |
6 |
RR2 |
-- |
Justering slutten av trigger blokk tid Ti |
7 |
VSS |
-- |
Driftseffekt negativ ende |
8 |
VRF |
jeg |
Referansespenningen og tilbakestillingsinngangen slutter som er vanligvis koblet til VDD-en. Den kan tilbakestille tidtakeren med koblet til '0'. |
9 |
VC |
jeg |
Utløserforbud slutt. Når Vc < VR, forbyr den trigger; Når VC > VR tillater den trigger. VR materiale 0,2 VDD |
10 |
IB |
-- |
Operasjonsforsterker bias strøminnstillinger slutt. RB er koblet til VSS-enden, så er RB-verdien ca. 1 M Ω |
11 |
VDD |
-- |
Driftskraft positiv ende. Den er 3-5V. |
12 |
2UT |
O |
Den andre operasjonsforsterkerens utgangsende |
13 |
2IN- |
jeg |
Den andre operasjonsforsterkerens negative utgangsende |
14 |
1IN+ |
jeg |
Den første operasjonsforsterkerens positive inngangsende |
15 |
1IN- |
jeg |
Den første operasjonsforsterkerens negative inngangsende |
16 |
1UT |
O |
Første nivå operasjonsforsterker utgangsenden |
Diagram for indre struktur

1. Ikke-trigger arbeidsmåte bølgeform på hvert punkt

2. Utløs arbeidsveis bølgeform på hvert punkt

BISS0001 Referansekoblingsskjema
