Disponibilité: | |
---|---|
Quantité: | |
1. Circuits intégrés de signal mixte CMOS professtal.
2. Avec une impédance d'entrée élevée indépendante de l'amplificateur opérationnel qui peut correspondre à une variété de capteurs pour signaler et traiter.
3. Discriminateur bidirectionnel qui peut efficacement résistance aux interférences. 4 Timer de temps de retard intégré et temporisateur de bloc de bloc.
5 Nouvelle structure, performances stables et fiables et ajustement larges ont sonné.
6. Tension de référence intégrée.
7. Tension de fonctionnement: 3-5V
8. 16 pieds de trempette et de l'encapsulation SOP.
Utilisé pour une variété de capteurs et de contrôleur de retard
Paramètre limite (VSS = 0V)
1. Tension de puissance: -0,3V ~ 6V
2.
5. Température du storage: -65 ℃ ~ + 150 ℃
Symbant ol | Paramètres | Conditions de test | Valeur | Unité | ||
Min | Max | |||||
VDD | OPÉRATION VOL. sonné | - | 3 | 6 | V | |
Idd |
Courant de fonctionnement | Boucher ut pas de charge | Vdd = 3v | - | 50 |
ua |
Vdd = 5v | - | 100 | ||||
Vos | Tension de décalage d'entrée | Vdd = 5v | - | 50 | mv | |
Ios | Courant du décalage d'entrée | Vdd = 5v | - | 50 | n / A | |
Avo | tension en boucle ouverte gagner | Vdd = 5v , rl = 1,5 m | 60 | - | db | |
CMR R | mode commun rapport de rejet | Vdd = 5v , rl = 1,5 m | 60 | - | db | |
Vyh | sortie d'amplificat niveau |
VDD = 5V , RL = 500K , 1/2 VDD | 4.25 | - |
V | |
Vyl | Sortie d'amplifications opérationnelles bas niveau | - | 0.75 | |||
Vrh | Niveau de haut niveau d'entrée VC | Vrf = vdd = 5v | 1.1 | - | V | |
Vrl | Entrée VC bas niveau | - | 0.9 | |||
Voh | VO Sortie de haut niveau | Vdd = 5v , ioh = 0,5 mA | 4 | - | V | |
Vol | VO Sortie bas | Vdd = 5v , iol = 0,1 mA | - | 0.4 | V | |
Vah | Une entrée finale élevée niveau | Vdd = 5v | 3.5 | - | V | |
Val | Une entrée finale bas niveau | Vdd = 5v | - | 1.5 | V |
Fonction du pied
Article | E / S | de la fonction Spécification | |
1 |
UN |
je | Extrémité de contrôle du déclencheur déclenchée et non réparable reproductible. A = '1 ' est le déclencheur tandis que a = '0 ' est non reproductible |
2 |
Vo |
O | La sortie du signal de commande. C'est un déclencheur efficace lorsque le VO est déclenché par le bord de danse sur VS de sauter du niveau bas à un niveau élevé. C'est un état de bas niveau lorsque le temps de retard de sortie TX est Beyong et le Vs se tourner vers Vo |
3 | RR1 | - | Réglage fin du temps de retard de sortie TX |
4 | RC1 | - | Réglage fin du temps de retard de sortie TX |
5 | Rc2 | - | Réglage fin du temps de déclencheur du bloc Ti |
6 | Rr2 | - | Réglage fin du temps de déclencheur du bloc Ti |
7 | VSS | - | Fin négatif de puissance de fonctionnement |
8 |
Vrf |
je | La tension de référence et réinitialiser l'extrémité d'entrée qui est généralement connecté au VDD. Il peut faire réinitialiser la minuterie avec connecté au '0 '. |
9 |
VC |
je | Déclencher la fin de l'interdiction. Lorsque VC <VR, il interdit le déclencheur; Lorsque VC> VR, il permet le déclencheur. VR Matériel 0,2 VDD |
10 |
Ib |
- | Les paramètres de courant du biais de l'amplificateur opérationnel fini.Le RB est connecté à la fin VSS, alors la valeur RB est environ 1 m Ω |
11 | VDD | - | Fin positif de puissance de fonctionnement. C'est 3-5V. |
12 | 2out | O | La deuxième fin de sortie de l'amplificateur opérationnel |
13 | 2in- | je | La deuxième fin de sortie négative de l'amplificateur opérationnel |
14 | 1in + | je | Le premier amplificateur opérationnel End d'entrée positive |
15 | 1In- | je | La première fin d'entrée négative de l'amplificateur opérationnel |
16 | 1out | O | La fin de sortie de l'amplificateur opérationnel de niveau |
Diagramme de structure intérieure
1. Forme d'onde de travail non-déclenchement sur chaque point
2. Déclencher la forme d'onde de travail sur chaque point
Schéma de câblage de référence BISS0001