Dostępność: | |
---|---|
Ilość: | |
1. CMOS CMOS zintegrowane obwody zintegrowane.
2. Z niezależną wysoką impedancją wzmacniacza operacyjnego, który może pasować do różnych czujników do sygnalizacji i przetwarzania.
3. Dyskryminator dwukierunkowy, który może skutecznie odporność na zakłócenia. 4 Wbudowany licznik czasu opóźnienia i czas blokowy.
5 Nowa struktura, stabilna i niezawodna wydajność oraz szeroka regulacja.
6. Wbudowane napięcie odniesienia.
7. Napięcie robocze: 3-5 V
8. 16 stóp zanurzenie i enkapsulacja SOP.
Używane do różnych czujników i kontrolera opóźnienia
Ogranicz parametr (VSS = 0 V)
1. Napięcie zasilania : -0,3 V ~ 6 V
2. Napięcie wejściowe : VSS-0,3V ~ VDD+0,3 V (VDD = 6V) 3. Wprowadzanie zacisku maksymalny prąd : (VDD = 5V) 4. Temperatura operacyjna : -10 ℃ ~+70 ℃
5. TEMPERATURA STORNU : -65 ℃ ~+150 ℃
Symb ol |
Parametry |
Warunki testowe |
Wartość |
Jednostka |
||
Min |
Max |
|||||
Vdd |
Vol. zadzwonił |
- - |
3 |
6 |
V |
|
Idd |
Prąd operacyjny |
Outp UT Brak obciążenia |
VDD = 3 V. |
- - |
50 |
ua |
VDD = 5 V. |
- - |
100 |
||||
Vos |
Napięcie przesunięcia wejściowego |
VDD = 5 V. |
- - |
50 |
mv |
|
IOS |
Wejście prąd przesunięcia |
VDD = 5 V. |
- - |
50 |
na |
|
Avo |
Napięcie otwartej pętli osiągać |
VDD = 5 V, RL = 1,5 m |
60 |
- - |
db |
|
CMR R |
tryb wspólny Współczynnik odrzucenia |
VDD = 5 V, RL = 1,5 m |
60 |
- - |
db |
|
Vyh |
OP-AMP WYSOKIE poziom |
VDD = 5 V, RL = 500K, 1/2 VDD |
4.25 |
- - |
V |
|
Vyl |
OP-AMP Niski poziom |
- - |
0.75 |
|||
VRH |
Wysoki poziom wejściowy VC |
VRF = VDD = 5 V. |
1.1 |
- - |
V |
|
VRL |
Wejście VC niski poziom |
- - |
0.9 |
|||
Voh |
Vo wyjściowy poziom wysokiego poziomu |
VDD = 5 V, IOH = 0,5 mA |
4 |
- - |
V |
|
Tom |
Vo wyjściowy niski poziom |
VDD = 5 V, IOL = 0,1 mA |
- - |
0.4 |
V |
|
Vah |
Końcowe wejście wysokie poziom |
VDD = 5 V. |
3.5 |
- - |
V |
|
Val |
Końcowe wejście niskie poziom |
VDD = 5 V. |
- - |
1.5 |
V |
Funkcja stopy
Przedmiot |
I/O. |
funkcji Specyfikacja |
|
1 |
A |
I |
Powtarzalny wyzwalany i niezadowolony koniec sterowania wyzwalaczem. A = '1 ' jest wyzwalaczem, podczas gdy a = '0 ' nie powtarzalne |
2 |
Vo |
O |
Wyjście sygnału sterujące. Jest to skuteczny wyzwalacz, gdy Vo jest wyzwalany przez krawędź tańca na skoku z niskiego poziomu do wysokiego poziomu. Jest to stan niskiego poziomu, gdy czas opóźnienia wyjściowego TX jest beyong i VS Zwróć się do VO |
3 |
RR1 |
-- |
Regulacja koniec opóźnienia wyjściowego TX |
4 |
RC1 |
-- |
Regulacja koniec opóźnienia wyjściowego TX |
5 |
RC2 |
-- |
Regulacja Koniec czasu bloku spustu TI |
6 |
RR2 |
-- |
Regulacja Koniec czasu bloku spustu TI |
7 |
VSS |
-- |
Realizację ujemnego końca |
8 |
VRF |
I |
Napięcie odniesienia i resetowanie końca wejścia, które Zwykle jest połączony z VDD. Może sprawić, że licznik czasu złącza się z podłączonym do „0 ”. |
9 |
VC |
I |
Koniec zakazu wyzwalacza. Kiedy vc <vr, zakazuje się; Gdy VC> VR pozwala na spust. VR Materiał 0,2 VDD |
10 |
Ib |
-- |
Wzmacniacz wzmacniacza operacyjnego Bieżące ustawienia końcowe. RB jest podłączony do końca VSS, a następnie wartość RB to Około 1 m Ω |
11 |
Vdd |
-- |
Pozytywny koniec mocy pracy. To jest 3-5 V. |
12 |
2out |
O |
Drugi końcowy wzmacniacz operacyjny |
13 |
2in- |
I |
Drugi wzmacniacz operacyjny ujemny końcowy |
14 |
1in+ |
I |
Pierwszy dodatni wzmacniacz operacyjny |
15 |
1in- |
I |
Pierwszy wzmacniacz operacyjny ujemny koniec wejściowy |
16 |
1out |
O |
Koniec wyjściowy wzmacniacza operacyjnego pierwszego poziomu |
Wewnętrzny schemat struktury
1. Fali nieruchomości w każdym punkcie w każdym punkcie
2. Wykonaj przebieg drogi roboczej na każdym punkcie
Schemat okablowania odniesienia BISS0001