उपलब्धता: | |
---|---|
मात्रा: | |
1। प्रोफेसिनल CMOS मिश्रित-सिग्नल एकीकृत सर्किट।
2। परिचालन एम्पलीफायर के स्वतंत्र उच्च इनपुट प्रतिबाधा के साथ जो विभिन्न प्रकार के सेंसर के साथ सिग्नल और प्रोसेस के साथ मेल खा सकता है।
3। द्विदिश भेदभावकर्ता जो प्रभावी रूप से हस्तक्षेप के लिए प्रतिरोध कर सकता है। 4 देरी के समय टाइमर और ब्लॉक टाइम टाइमर में निर्मित।
5 नई संरचना, स्थिर और विश्वसनीय प्रदर्शन और व्यापक समायोजन बजा।
6। अंतर्निहित संदर्भ वोल्टेज।
7। ऑपरेटिंग वोल्टेज: 3-5V
8. 16 फीट डुबकी और एसओपी एनकैप्सुलेशन।
विभिन्न प्रकार के सेंसर और देरी नियंत्रक के लिए उपयोग किया जाता है
सीमा पैरामीटर (VSS = 0V)
1। पावर वोल्टेज : -0.3V ~ 6V
2। इनपुट वोल्टेज : VSS-0.3V ~ VDD+0.3V (VDD = 6V) 3.Leading-out टर्मिनल अधिकतम करंट : ± 10ma (VDD = 5V) 4.Operating तापमान : -10 ℃ ~+70 ℃
5.Storage तापमान : -65 ℃ ~+150 ℃
सिम्ब राजभाषा |
पैरामीटर |
परीक्षण की स्थितियाँ |
कीमत |
इकाई |
||
मिन |
अधिकतम |
|||||
वीडीडी |
ऑपरेटिंग वॉल्यूम। बजी |
- |
3 |
6 |
वी |
|
आयोडीन अल्पता विकार |
संचालन करंट |
आंत यूटी कोई लोड नहीं |
Vdd = 3v |
- |
50 |
यूए |
Vdd = 5v |
- |
100 |
||||
आप ऐसा |
निवेश समायोजन विद्युत संचालन शक्ति |
Vdd = 5v |
- |
50 |
एमवी |
|
आईओएस |
इनपुट ऑफसेट करंट |
Vdd = 5v |
- |
50 |
ना |
|
अवायद |
खुले लूप वोल्टेज पाना |
Vdd = 5v , rl = 1.5m |
60 |
- |
डीबी |
|
सीएमआर आर |
सामान्य विधा अस्वीकृति अनुपात |
Vdd = 5v , rl = 1.5m |
60 |
- |
डीबी |
|
विह |
ओप-एम्प आउटपुट हाई स्तर |
Vdd = 5v , rl = 500k , 1/2 VDD |
4.25 |
- |
वी |
|
वाइल |
ओप-एम्प आउटपुट कम स्तर |
- |
0.75 |
|||
वीआरएच |
वीसी इनपुट उच्च स्तर |
Vrf = vdd = 5v |
1.1 |
- |
वी |
|
वीआरएल |
वीसी इनपुट निम्न स्तर |
- |
0.9 |
|||
वोह |
VO आउटपुट उच्च स्तर |
VDD = 5V , IOH = 0.5ma |
4 |
- |
वी |
|
वॉल्यूम |
VO आउटपुट निम्न स्तर |
Vdd = 5v , iol = 0.1ma |
- |
0.4 |
वी |
|
वाह |
एक अंतिम इनपुट उच्च स्तर |
Vdd = 5v |
3.5 |
- |
वी |
|
वैल |
एक अंतिम इनपुट कम स्तर |
Vdd = 5v |
- |
1.5 |
वी |
पैर समारोह
वस्तु |
मैं/ओ |
फ़ंक्शन स्पेसिफिकेशन |
|
1 |
ए |
मैं |
दोहराने योग्य ट्रिगर और गैर-दोहराव ट्रिगर नियंत्रण अंत। A = '1 ' ट्रिगर है जबकि A = '0 ' है गैर-पुनरावृत्ति योग्य |
2 |
वो |
हे |
नियंत्रण सिग्नल आउटपुट। यह प्रभावी ट्रिगर है जब VO को कम स्तर से उच्च स्तर तक बनाम कूद पर डांस एज द्वारा ट्रिगर किया जाता है। यह निम्न स्तर की स्थिति है जब TX आउटपुट देरी का समय Beyong है और वीएस वो में बारी |
3 |
आरआर 1 |
- |
आउटपुट देरी समय का समायोजन अंत TX |
4 |
आरसी 1 |
- |
आउटपुट देरी समय का समायोजन अंत TX |
5 |
आरसी 2 |
- |
ट्रिगर ब्लॉक समय का समायोजन अंत टीआई |
6 |
आरआर 2 |
- |
ट्रिगर ब्लॉक समय का समायोजन अंत टीआई |
7 |
वीएसएस |
- |
ऑपरेटिंग पावर नकारात्मक अंत |
8 |
वीआरएफ |
मैं |
संदर्भ वोल्टेज और रीसेट इनपुट अंत जो आमतौर पर VDD से जुड़ा होता है। यह टाइमर को '0 ' से जुड़े के साथ रीसेट कर सकता है। |
9 |
कुलपति |
मैं |
ट्रिगर प्रतिबंध अंत। जब vc <vr, यह ट्रिगर को प्रतिबंधित करता है; जब vc> vr, यह ट्रिगर की अनुमति देता है। स्वामी सामग्री 0.2 वीडीडी |
10 |
आईबी |
- |
ऑपरेशनल एम्पलीफायर बायस करंट सेटिंग्स एंड। आरबी वीएसएस एंड से जुड़ा हुआ है, फिर आरबी वैल्यू है लगभग 1 मीटर ω |
11 |
वीडीडी |
- |
ऑपरेटिंग पावर पॉजिटिव एंड। यह 3-5V है। |
12 |
2OUT |
हे |
दूसरा परिचालन एम्पलीफायर आउटपुट अंत |
13 |
2in- |
मैं |
दूसरा परिचालन एम्पलीफायर नकारात्मक आउटपुट अंत |
14 |
1in+ |
मैं |
पहला ऑपरेशनल एम्पलीफायर पॉजिटिव इनपुट एंड एंड |
15 |
में 1- |
मैं |
पहला परिचालन एम्पलीफायर नकारात्मक इनपुट अंत |
16 |
1OUT |
हे |
पहला स्तरीय परिचालन एम्पलीफायर आउटपुट अंत |
आंतरिक संरचना आरेख
1। प्रत्येक बिंदु पर गैर-ट्रिगर वर्किंग वे वेवफॉर्म
2। प्रत्येक बिंदु पर काम करने के तरीके को ट्रिगर करें
BISS0001 संदर्भ वायरिंग आरेख