| دستیابی: | |
|---|---|
| مقدار: | |
1. پروفیشنل CMOS مکسڈ سگنل انٹیگریٹڈ سرکٹس۔
2. آپریشنل ایمپلیفائر کے آزاد اعلی ان پٹ رکاوٹ کے ساتھ جو سگنل اور پروسیس کرنے کے لیے مختلف قسم کے سینسروں کے ساتھ مل سکتا ہے۔
3. دو طرفہ امتیازی سلوک جو مؤثر طریقے سے مداخلت کے خلاف مزاحمت کر سکتا ہے۔ 4 بلٹ ان ڈیلے ٹائم ٹائمر اور بلاک ٹائم ٹائمر۔
5 نیا ڈھانچہ، مستحکم اور قابل اعتماد کارکردگی اور وسیع ایڈجسٹمنٹ کی گھنٹی بجی۔
6. بلٹ ان ریفرنس وولٹیج۔
7. آپریٹنگ وولٹیج: 3-5V
8. 16 فٹ DIP اور SOP encapsulation.
مختلف قسم کے سینسر اور تاخیر کنٹرولر کے لیے استعمال کیا جاتا ہے۔
حد پیرامیٹر(Vss=0V)
1. پاور وولٹیج: -0.3V ~ 6V
2. ان پٹ وولٹیج:VSS-0.3V ~VDD+0.3V(VDD=6V) 3. لیڈنگ آؤٹ ٹرمینل زیادہ سے زیادہ کرنٹ:±10mA(VDD=5V) 4. آپریٹنگ درجہ حرارت:-10℃~+70℃
5. اسٹوریج کا درجہ حرارت: -65℃~+150℃
علامت ol |
پیرامیٹرز |
ٹیسٹ کی شرائط |
قدر |
یونٹ |
||
کم از کم |
زیادہ سے زیادہ |
|||||
وی ڈی ڈی |
آپریٹنگ والیوم گھنٹی |
- |
3 |
6 |
وی |
|
آئی ڈی ڈی |
آپریٹنگ کرنٹ |
آؤٹ پی ut کوئی لوڈ نہیں۔ |
VDD=3V |
- |
50 |
uA |
VDD=5V |
- |
100 |
||||
Vos |
ان پٹ آفسیٹ وولٹیج |
VDD=5V |
- |
50 |
ایم وی |
|
آئی او ایس |
ان پٹ آف سیٹ کرنٹ |
VDD=5V |
- |
50 |
nA |
|
ایوو |
اوپن لوپ وولٹیج حاصل |
VDD=5V,RL=1.5M |
60 |
- |
ڈی بی |
|
سی ایم آر آر |
عام موڈ مسترد ہونے کا تناسب |
VDD=5V,RL=1.5M |
60 |
- |
ڈی بی |
|
وی وائی ایچ |
op-amp آؤٹ پٹ ہائی سطح |
VDD=5V,RL=500K,1/2 VDD |
4.25 |
- |
وی |
|
وی وائی ایل |
op-amp آؤٹ پٹ کم سطح |
- |
0.75 |
|||
وی آر ایچ |
Vc ان پٹ اعلی سطح |
VRF=VDD=5V |
1.1 |
- |
وی |
|
وی آر ایل |
Vc ان پٹ کم سطح |
- |
0.9 |
|||
VoH |
وو آؤٹ پٹ ہائی لیول |
VDD=5V,IoH=0.5mA |
4 |
- |
وی |
|
VoL |
وو آؤٹ پٹ کم سطح |
VDD=5V,IoL=0.1mA |
- |
0.4 |
وی |
|
VAH |
ایک اختتامی ان پٹ ہائی سطح |
VDD=5V |
3.5 |
- |
وی |
|
VAL |
ایک اختتامی ان پٹ کم سطح |
VDD=5V |
- |
1.5 |
وی |
|

پاؤں کی تقریب
آئٹم |
I/O |
فنکشن کی تفصیلات |
|
1 |
اے |
میں |
دہرائے جانے کے قابل ٹرگرڈ اور ناقابل تکرار ٹرگر کنٹرول اینڈ۔ A = '1' محرک ہے جبکہ A = '0' ہے۔ ناقابل تکرار |
2 |
VO |
اے |
کنٹرول سگنل آؤٹ پٹ۔ یہ مؤثر ٹرگر ہوتا ہے جب Vs ڈانس ایج کے ذریعے نچلی سطح سے ہائی لیول تک چھلانگ لگائی جاتی ہے۔ یہ نچلی سطح کی حالت ہے جب Tx آؤٹ پٹ میں تاخیر کا وقت بہت زیادہ ہے۔ بمقابلہ Vo کی طرف مڑیں۔ |
3 |
آر آر 1 |
-- |
آؤٹ پٹ تاخیر کے وقت TX کا ایڈجسٹمنٹ اختتام |
4 |
RC1 |
-- |
آؤٹ پٹ تاخیر کے وقت TX کا ایڈجسٹمنٹ اختتام |
5 |
RC2 |
-- |
ٹرگر بلاک ٹائم Ti کا ایڈجسٹمنٹ اختتام |
6 |
آر آر 2 |
-- |
ٹرگر بلاک ٹائم Ti کا ایڈجسٹمنٹ اختتام |
7 |
وی ایس ایس |
-- |
آپریٹنگ پاور منفی اختتام |
8 |
وی آر ایف |
میں |
حوالہ وولٹیج اور ری سیٹ ان پٹ ختم ہوتا ہے۔ عام طور پر VDD سے منسلک ہوتا ہے۔ یہ ٹائمر کو '0' سے منسلک کرکے دوبارہ ترتیب دے سکتا ہے۔ |
9 |
وی سی |
میں |
ٹرگر پابندی ختم. جب Vc < VR، یہ ٹرگر پر پابندی لگاتا ہے؛ جب VC > VR، یہ ٹرگر کی اجازت دیتا ہے۔ وی آر مواد 0.2 VDD |
10 |
آئی بی |
-- |
آپریشنل ایمپلیفائر کی طرف سے موجودہ ترتیبات کا اختتام۔ RB VSS اختتام سے منسلک ہے، پھر RB قدر ہے تقریبا 1 MΩ |
11 |
وی ڈی ڈی |
-- |
آپریٹنگ طاقت مثبت اختتام. یہ 3-5V ہے۔ |
12 |
2آؤٹ |
اے |
دوسرا آپریشنل یمپلیفائر آؤٹ پٹ اختتام |
13 |
2IN- |
میں |
دوسرا آپریشنل یمپلیفائر منفی آؤٹ پٹ اختتام |
14 |
1IN+ |
میں |
پہلا آپریشنل یمپلیفائر مثبت ان پٹ اختتام |
15 |
1IN- |
میں |
پہلا آپریشنل یمپلیفائر منفی ان پٹ اینڈ |
16 |
1 آؤٹ |
اے |
پہلی سطح کے آپریشنل یمپلیفائر آؤٹ پٹ کا اختتام |
اندرونی ساخت کا خاکہ

1. ہر نقطہ پر نان ٹرگر ورکنگ وے ویوفارم

2. ہر نقطہ پر کام کرنے کے طریقے کو متحرک کریں۔

BISS0001 حوالہ وائرنگ ڈایاگرام
