| Kullanılabilirlik: | |
|---|---|
| Miktar: | |
1. Profesyonel CMOS karışık sinyalli entegre devreler.
2. Sinyal ve işlemek için çeşitli sensörlerle eşleşebilen operasyonel amplifikatörün bağımsız yüksek giriş empedansı ile.
3. Parazite karşı etkili bir şekilde direnç gösterebilen çift yönlü ayırıcı. 4 Dahili gecikme süresi zamanlayıcısı ve blok süresi zamanlayıcısı.
5 Yeni yapı, istikrarlı ve güvenilir performans ve geniş ayar aralığı.
6. Dahili referans voltajı.
7. Çalışma voltajı: 3-5V
8. 16 feet DIP ve SOP kapsülleme.
Çeşitli sensörler ve gecikme denetleyicisi için kullanılır
Sınır Parametresi(Vss=0V)
1. Güç voltajı:-0,3V ~6V
2. Giriş voltajı: VSS-0,3V ~VDD+0,3V(VDD=6V) 3.çıkış terminali maksimum akımı:±10mA(VDD=5V) 4.Çalışma sıcaklığı:-10°C~+70°C
5. Depolama sıcaklığı: -65°C~+150°C
Sembol ol |
Parametreler |
Test Koşulları |
Değer |
Birim |
||
Min. |
Maksimum |
|||||
VDD |
Çalışma hacmi çaldı |
— |
3 |
6 |
V |
|
ID |
Çalışma akımı |
Çıkış Yüksüz |
VDD=3V |
— |
50 |
ABD |
VDD=5V |
— |
100 |
||||
Vos |
Giriş ofset voltajı |
VDD=5V |
— |
50 |
mV |
|
Ios |
Giriş ofseti Akım |
VDD=5V |
— |
50 |
yok |
|
Kaçın |
açık çevrim gerilimi kazanmak |
VDD=5V,RL=1,5M |
60 |
— |
dB |
|
CMR R |
ortak mod ret oranı |
VDD=5V,RL=1,5M |
60 |
— |
dB |
|
VYH |
op-amp çıkışı yüksek seviye |
VDD=5V,RL=500K,1/2 VDD |
4.25 |
— |
V |
|
VYL |
op-amp çıkışı düşük seviye |
— |
0.75 |
|||
VRH |
Vc girişi yüksek seviye |
VRF=VDD=5V |
1.1 |
— |
V |
|
VRL |
Vc girişi düşük seviye |
— |
0.9 |
|||
VoH |
Vo çıkışı yüksek seviye |
VDD=5V,IoH=0,5mA |
4 |
— |
V |
|
VoL |
Vo çıkışı düşük seviye |
VDD=5V,IoL=0,1mA |
— |
0.4 |
V |
|
VAH |
Bir son giriş yüksek seviye |
VDD=5V |
3.5 |
— |
V |
|
VAL |
Son giriş düşük seviye |
VDD=5V |
— |
1.5 |
V |
|

Ayak Fonksiyonu
Öğe |
G/Ç |
Fonksiyon spesifikasyonu |
|
1 |
A |
BEN |
Tekrarlanabilir tetiklenen ve tekrarlanamayan tetik kontrol ucu. A = '1' tetikleyicidir, A = '0' ise tetikleyicidir tekrarlanamaz |
2 |
Seslendirme |
O |
Kontrol sinyali çıkışı. Vo, V'nin düşük seviyeden yüksek seviyeye atlamasındaki dans kenarı tarafından tetiklendiğinde etkili bir tetikleyicidir. Tx çıkış gecikme süresi aşıldığında düşük seviyeli durumdur ve Vs Vo'ya dönüyor |
3 |
RR1 |
-- |
Çıkış gecikme süresi TX'in ayar sonu |
4 |
RC1 |
-- |
Çıkış gecikme süresi TX'in ayar sonu |
5 |
RC2 |
-- |
Tetik blok süresi Ti'nin ayar sonu |
6 |
RR2 |
-- |
Tetik blok süresi Ti'nin ayar sonu |
7 |
VSS |
-- |
Çalışma gücünün negatif ucu |
8 |
VRF |
BEN |
Referans voltajı ve sıfırlama girişi ucu genellikle VDD'ye bağlanır. '0'a bağlanarak zamanlayıcının sıfırlanmasını sağlayabilir. |
9 |
VC |
BEN |
Tetik yasağı sona eriyor. Vc < VR olduğunda tetikleyiciyi yasaklar; VC > VR olduğunda tetiklemeye izin verir. Sanal Gerçeklik malzeme 0,2 VDD |
10 |
IB |
-- |
İşlemsel amplifikatör öngerilim akımı ayarları sona erer. RB, VSS ucuna bağlanır, ardından RB değeri yaklaşık 1 MΩ |
11 |
VDD |
-- |
Çalışma gücü pozitif uç. 3-5V'dir. |
12 |
2ÇIKIŞ |
O |
İkinci işlemsel yükseltecin çıkış ucu |
13 |
2IN- |
BEN |
İkinci işlemsel yükseltecin negatif çıkış ucu |
14 |
1IN+ |
BEN |
İlk işlemsel yükseltecin pozitif giriş ucu |
15 |
1IN- |
BEN |
İlk işlemsel yükseltecin negatif giriş ucu |
16 |
1ÇIKIŞ |
O |
Birinci seviye işlemsel yükseltecin çıkış ucu |
İç Yapı Şeması

1. Her noktada tetikleyici olmayan çalışma yolu dalga formu

2. Her noktada çalışma yolu dalga formunu tetikleyin

BISS0001 Referans Bağlantı Şeması
