Verfügbarkeit: | |
---|---|
Menge: | |
1. Professinal CMOS Mischsignal integrierte Schaltkreise.
2. mit unabhängiger hoher Eingangsimpedanz des operativen Verstärkers, der mit einer Vielzahl von Sensoren mit Signal und Prozessen übereinstimmt.
3.. Bidirektionaler Diskriminator, der effektiv gegen Störungen resistent werden kann. 4 Einbau in Verzögerungszeit -Timer und Blockzeit -Timer.
5 neue Struktur, stabile und zuverlässige Leistung und breite Einstellung läuteten.
6. Eingebaute Referenzspannung.
7. Betriebsspannung: 3-5V
8. 16 Fuß Dip und SOP -Kapselung.
Wird für eine Vielzahl von Sensoren und Verzögerungssteuerung verwendet
Grenzparameter (vss = 0V)
1. Leistungsspannung: -0,3 V ~ 6 V
2. Eingangsspannung: VSS-0,3V ~ VDD+0,3 V (VDD = 6 V) 3. LEADING-OUT-MAXIMALER Strom: ± 10 mA (vdd = 5 V) 4. Betriebstemperatur: -10 ℃ ~+70 ℃
5. Storage Temperatur: -65 ℃ ~+150 ℃
Symb ol | Parameter | Testbedingungen | Wert | Einheit | ||
Min | Max | |||||
VDD | Betrieb vol. klingelte | - | 3 | 6 | V | |
Idd |
Betriebsstrom | Outp ut keine Ladung | Vdd = 3v | - | 50 |
ua |
Vdd = 5v | - | 100 | ||||
Vos | Eingangsversatzspannung | Vdd = 5v | - | 50 | MV | |
IOS | Eingabeversatz Strom | Vdd = 5v | - | 50 | n / A | |
Avo | Open-Loop-Spannung gewinnen | Vdd = 5v , rl = 1,5 m | 60 | - | db | |
CMR R | Gemeinsamer Modus Ablehnungsverhältnis | Vdd = 5v , rl = 1,5 m | 60 | - | db | |
Vyh | Op-Amper-Ausgang hoch Ebene |
Vdd = 5v , rl = 500k , 1/2 VDD | 4.25 | - |
V | |
Vyl | Op-Amper-Ausgang niedrig Ebene | - | 0.75 | |||
Vrh | VC -Eingang hoher Niveau | Vrf = vdd = 5v | 1.1 | - | V | |
Vrl | VC -Eingang niedriger Pegel | - | 0.9 | |||
Voh | VO -Ausgabe hoher Niveau | VDD = 5V , IOH = 0,5 mA | 4 | - | V | |
Vol | VO -Ausgabe niedriger Ebene | VDD = 5V , IOL = 0,1 mA | - | 0.4 | V | |
Vah | Ein Endeingang hoch Ebene | Vdd = 5v | 3.5 | - | V | |
Val | Ein Endeingang niedrig Ebene | Vdd = 5v | - | 1.5 | V |
Fußfunktion
Artikel | E/O | Funktionsspezifikation | |
1 |
A |
ICH | Wiederholbare ausgelöste und nicht wiederholbare Triggersteuerende. A = '1 ' ist der Auslöser, während a = '0 ' ist nicht wiederholbar |
2 |
Vo |
O | Der Steuersignalausgang. Es ist ein effektiver Auslöser, wenn die VO von der Tanzkante auf dem VS -Sprung von niedriger auf hoher Ebene ausgelöst wird. Es ist ein niedriger Zustand, wenn die TX -Ausgangsverzögerungszeit Beyong und die ist Vs wenden Sie sich an vo |
3 | RR1 | - | Anpassungsende der Ausgangsverzögerungszeit TX |
4 | RC1 | - | Anpassungsende der Ausgangsverzögerungszeit TX |
5 | RC2 | - | Einstellung Ende der Triggerblockzeit ti |
6 | RR2 | - | Einstellung Ende der Triggerblockzeit ti |
7 | VSS | - | Betriebsleistung negatives Ende |
8 |
Vrf |
ICH | Die Referenzspannung und das Zurücksetzen der Eingangsende welche Normalerweise ist mit der VDD verbunden. Dadurch kann der Timer mit dem '0 ' zurückgesetzt werden. |
9 |
VC |
ICH | Auslöser Verbotende. Wenn es VC <VR, verbietet es Trigger; Wenn vc> vr, ermöglicht es Auslöser. Vr Material 0,2 VDD |
10 |
Ib |
- | Einstellungen für den operativen Verstärker -Vorspannungsstrom enden. Die RB ist mit VSS -Ende verbunden, dann ist der RB -Wert ca. 1 m ω |
11 | VDD | - | Betriebsleistung positives Ende. Es ist 3-5 V. |
12 | 2OUT | O | Das zweite operative Verstärker -Ausgangsende |
13 | 2in- | ICH | Der zweite negative Ausgangsende des operativen Verstärkers |
14 | 1in+ | ICH | Das erste positive Eingangsende des operativen Verstärkers |
15 | 1in- | ICH | Das erste negative Eingangsende des operativen Verstärkers |
16 | 1out | O | Der operative Verstärker -Ausgangsende der ersten Ebene |
Innenstrukturdiagramm
1. Die Wellenform nicht aus dem Arbeitsweg an jedem Punkt
2. Auslösen Sie die Arbeitsweise auf jedem Punkt Wellenform
BISS0001 Referenzschaltplan