| Tilgængelighed: | |
|---|---|
| Mængde: | |
1. Professionelle CMOS blandede signal integrerede kredsløb.
2. Med uafhængig høj indgangsimpedans af operationsforstærkeren, som kan matche med en række sensorer til at signalere og behandle.
3. Tovejs diskriminator, som effektivt kan modstå interferens. 4 Indbygget forsinkelsestidstimer og bloktidsur.
5 Ny struktur, stabil og pålidelig ydeevne og bred justering ringede.
6. Indbygget referencespænding.
7. Driftsspænding: 3-5V
8. 16 fod DIP og SOP indkapsling.
Anvendes til en række forskellige sensorer og forsinkelsescontroller
Grænseparameter(Vss=0V)
1. Strømspænding:-0,3V ~6V
2. Indgangsspænding: VSS-0.3V ~VDD+0.3V(VDD=6V) 3.Leading-out terminal maksimum strøm:±10mA(VDD=5V) 4.Driftstemperatur:-10℃~+70℃
5. Opbevaringstemperatur: -65℃~+150℃
Symb ol |
Parametre |
Testbetingelser |
Værdi |
Enhed |
||
Min |
Maks |
|||||
VDD |
Driftsvol. ringede |
— |
3 |
6 |
V |
|
IDD |
Driftsstrøm |
Outp ut Ingen belastning |
VDD=3V |
— |
50 |
uA |
VDD=5V |
— |
100 |
||||
Vos |
Input offset spænding |
VDD=5V |
— |
50 |
mV |
|
Ios |
Input offset Strøm |
VDD=5V |
— |
50 |
nA |
|
Avo |
åben sløjfe spænding gevinst |
VDD=5V,RL=1,5M |
60 |
— |
dB |
|
CMR R |
almindelig tilstand afvisningsforhold |
VDD=5V,RL=1,5M |
60 |
— |
dB |
|
VYH |
op-amp output høj niveau |
VDD=5V,RL=500K,1/2 VDD |
4.25 |
— |
V |
|
VYL |
op-amp output lav niveau |
— |
0.75 |
|||
VRH |
Vc input højt niveau |
VRF=VDD=5V |
1.1 |
— |
V |
|
VRL |
Vc input lavt niveau |
— |
0.9 |
|||
VoH |
Vo output højt niveau |
VDD=5V, IoH=0,5mA |
4 |
— |
V |
|
VoL |
Vo-output lavt niveau |
VDD=5V,IoL=0,1mA |
— |
0.4 |
V |
|
VAH |
En slutinput høj niveau |
VDD=5V |
3.5 |
— |
V |
|
VAL |
En slutinput lav niveau |
VDD=5V |
— |
1.5 |
V |
|

Fod funktion
Punkt |
I/O |
Funktionsspecifikation |
|
1 |
EN |
jeg |
Gentagelig udløst og ikke-gentagelig triggerkontrolende. A = '1' er udløseren, mens A = '0' er ikke-gentagelig |
2 |
VO |
O |
Udgangen af styresignalet. Det er en effektiv trigger, når Vo udløses af dansekanten på Vs-spring fra lavt niveau til højt niveau. Det er lavniveautilstand, når Tx-udgangsforsinkelsestiden er længere end Vs vend til Vo |
3 |
RR1 |
-- |
Justering slutning af udgangsforsinkelse TX |
4 |
RC1 |
-- |
Justering slutning af udgangsforsinkelse TX |
5 |
RC2 |
-- |
Justering slutning af trigger blok tid Ti |
6 |
RR2 |
-- |
Justering slutning af trigger blok tid Ti |
7 |
VSS |
-- |
Driftseffekt negativ ende |
8 |
VRF |
jeg |
Referencespændingen og nulstillingsindgangen slutter som er normalt forbundet til VDD'en. Den kan få timeren til at nulstilles med tilsluttet '0'. |
9 |
VC |
jeg |
Udløsningsforbud slutter. Når Vc < VR, forbyder det trigger; Når VC > VR tillader det trigger. VR materiale 0,2 VDD |
10 |
IB |
-- |
Operationsforstærker bias strømindstillinger end. RB er forbundet til VSS ende, så RB værdi er omkring 1 M Ω |
11 |
VDD |
-- |
Driftskraft positiv ende. Det er 3-5V. |
12 |
2UD |
O |
Den anden operationsforstærker udgangsende |
13 |
2IN- |
jeg |
Den anden operationsforstærker negative output-ende |
14 |
1IN+ |
jeg |
Den første operationsforstærker positive input-ende |
15 |
1IN- |
jeg |
Den første operationsforstærker negative indgangsende |
16 |
1UD |
O |
Første niveau operationsforstærker output ende |
Indre strukturdiagram

1. Ikke-trigger arbejdsmåde bølgeform på hvert punkt

2. Udløs arbejdsvejsbølgeform på hvert punkt

BISS0001 reference ledningsdiagram
