ความพร้อม: | |
---|---|
ปริมาณ: | |
1. CMOS ศาสตราจารย์วงจรรวมสัญญาณผสมสัญญาณ
2. ด้วยอิมพีแดนซ์อินพุตสูงอิสระของแอมพลิฟายเออร์ปฏิบัติการซึ่งสามารถจับคู่กับเซ็นเซอร์ที่หลากหลายเพื่อส่งสัญญาณและประมวลผล
3. discriminator แบบสองทิศทางซึ่งสามารถต้านทานการรบกวนได้อย่างมีประสิทธิภาพ 4 ตัวจับเวลาเวลาหน่วงในตัวและตัวจับเวลาเวลาบล็อก
5 โครงสร้างใหม่ประสิทธิภาพที่มั่นคงและเชื่อถือได้และการปรับกว้าง
6. แรงดันอ้างอิงในตัว
7. แรงดันไฟฟ้าในการดำเนินงาน: 3-5V
8. 16 ฟุตจุ่มและห่อหุ้ม SOP
ใช้สำหรับเซ็นเซอร์ที่หลากหลายและคอนโทรลเลอร์ล่าช้า
จำกัด พารามิเตอร์ (vss = 0v)
1. แรงดันไฟฟ้า: -0.3V ~ 6V
2. แรงดันไฟฟ้าอินพุต: VSS-0.3V ~ VDD+0.3V (VDD = 6V) 3. เทอร์มินัลที่เปิดออกสูงสุดกระแสสูงสุด: ± 10mA (VDD = 5V) อุณหภูมิการทำงาน) -10 ℃ ~+70 ℃℃
5. อุณหภูมิการเก็บรักษา: -65 ℃ ~+150 ℃
สัญลักษณ์ โอล |
พารามิเตอร์ |
เงื่อนไขการทดสอบ |
ค่า |
หน่วย |
||
นาที |
สูงสุด |
|||||
VDD |
ฉบับปฏิบัติการ เสียงดัง |
- |
3 |
6 |
V |
|
IDD |
การดำเนินงานในปัจจุบัน |
อยู่เหนือ ไม่โหลด |
VDD = 3V |
- |
50 |
ua |
VDD = 5V |
- |
100 |
||||
Vos |
แรงดันไฟฟ้าชดเชย |
VDD = 5V |
- |
50 |
MV |
|
iOS |
อินพุตออฟเซ็ตปัจจุบัน |
VDD = 5V |
- |
50 |
นา |
|
เอวา |
แรงดันไฟฟ้าเปิด ได้รับ |
vdd = 5v, rl = 1.5m |
60 |
- |
DB |
|
CMR R |
โหมดทั่วไป อัตราส่วนการปฏิเสธ |
vdd = 5v, rl = 1.5m |
60 |
- |
DB |
|
vyh |
เอาต์พุต Op-Amp สูง ระดับ |
VDD = 5V, RL = 500K, 1/2 VDD |
4.25 |
- |
V |
|
กำแพง |
เอาต์พุต Op-Amp ต่ำ ระดับ |
- |
0.75 |
|||
VRH |
อินพุต VC ระดับสูง |
vrf = vdd = 5v |
1.1 |
- |
V |
|
VRL |
อินพุต VC ระดับต่ำ |
- |
0.9 |
|||
เสียง |
เอาต์พุตระดับสูงระดับสูง |
VDD = 5V, IOH = 0.5mA |
4 |
- |
V |
|
ฉบับ |
เอาท์พุทระดับต่ำ |
vdd = 5v, iol = 0.1ma |
- |
0.4 |
V |
|
vah |
อินพุตปลายทางสูง ระดับ |
VDD = 5V |
3.5 |
- |
V |
|
วาล์ว |
อินพุตสิ้นสุดต่ำ ระดับ |
VDD = 5V |
- |
1.5 |
V |
ฟังก์ชั่นเท้า
รายการ |
I/O |
ฟังก์ชัน ข้อกำหนด |
|
1 |
อัน |
ฉัน |
การควบคุมทริกเกอร์ที่เรียกใช้ซ้ำและไม่สามารถทำซ้ำได้ a = '1 ' เป็นทริกเกอร์ในขณะที่ a = '0 ' คือ ไม่สามารถทำซ้ำได้ |
2 |
VO |
โอ |
เอาต์พุตสัญญาณควบคุม มันเป็นทริกเกอร์ที่มีประสิทธิภาพเมื่อ VO ถูกเรียกใช้โดยขอบเต้นรำบน VS กระโดดจากระดับต่ำถึงระดับสูง มันเป็นสถานะระดับต่ำเมื่อเวลาหน่วงเวลาการส่งออก TX คือ beyong และ vs หันไปหา VO |
3 |
RR1 |
- |
การปรับสิ้นสุดเวลาการหน่วงเวลาการส่งออก tx |
4 |
RC1 |
- |
การปรับสิ้นสุดเวลาการหน่วงเวลาการส่งออก tx |
5 |
RC2 |
- |
การปรับจุดสิ้นสุดของทริกเกอร์บล็อกเวลา ti |
6 |
RR2 |
- |
การปรับจุดสิ้นสุดของทริกเกอร์บล็อกเวลา ti |
7 |
VSS |
- |
กำลังการดำเนินงานสิ้นสุดเชิงลบ |
8 |
VRF |
ฉัน |
แรงดันอ้างอิงและรีเซ็ตอินพุตสิ้นสุดซึ่ง มักจะเชื่อมต่อกับ VDD มันสามารถทำให้ตัวจับเวลารีเซ็ตด้วยการเชื่อมต่อกับ '0 ' |
9 |
VC |
ฉัน |
Trigger Ban End เมื่อ vc <vr มันห้ามทริกเกอร์; เมื่อ VC> VR จะอนุญาตให้ทริกเกอร์ VR วัสดุ 0.2 VDD |
10 |
ib |
- |
แอมพลิฟายเออร์การดำเนินงานการตั้งค่าปัจจุบันสิ้นสุดลง RB เชื่อมต่อกับ VSS End จากนั้นค่า RB คือ ประมาณ 1 เมตร |
11 |
VDD |
- |
พลังการดำเนินงานสิ้นสุดเชิงบวก มันคือ 3-5V |
12 |
2 โดย |
โอ |
จุดสิ้นสุดเอาต์พุตแอมพลิฟายเออร์การดำเนินงานครั้งที่สอง |
13 |
2 ใน |
ฉัน |
จุดสิ้นสุดการใช้งานแอมพลิฟายเออร์ที่สอง |
14 |
1in+ |
ฉัน |
แอมพลิฟายเออร์การทำงานครั้งแรก |
15 |
1in- |
ฉัน |
จุดสิ้นสุดอินพุตเชิงลบของแอมพลิฟายเออร์การดำเนินงานครั้งแรก |
16 |
1 โดย |
โอ |
จุดสิ้นสุดการทำงานของแอมพลิฟายเออร์ระดับแรก |
แผนภาพโครงสร้างภายใน
1. รูปแบบคลื่นวิธีการทำงานที่ไม่ใช่ทริกเกอร์ในแต่ละจุด
2. ทริกเกอร์วิธีการทำงานของคลื่นในแต่ละจุด
Biss0001 แผนภาพการเดินสายอ้างอิง